为了实现10位高性能和低功耗的流水线模拟数字转换器ADC,提出了基于0.6微米互补型金属氧化物半导体(CMOS)混合信号工艺的电路设计方法.在信号输入端设置了采样保持放大器(SHA),级电路中采用了低功耗运算跨导放大器(OTA)和动态比较器,并且使用了采样电容优化技术和数字校正技术.测试结果表明,在20MHz采样率和5 MHz输入信号频率条件下,由该方法设计的ADC可以达到58 dB的信号噪声失调比(SNDR),相当于9.38个有效位数(ENOB),并且在5 V供电电压下的功耗仅为49 mW,达到了高SNDR性能、高线性度和低功耗的设计要求.